TeknologiaElektronika

T flip-flop. Eragiketa printzipioa, zirkuitu funtzionala

Eragin - gailu sinple bat makina digital bat da. Bi egonkortasun estatuetan ditu. baldintza horietako bat balio "1" eta bestea "0" esleitzen zaio. Gailu-egoera, eta bertan gordetzen den informazio bitarra balioa, irteera seinaleak zehaztuko da: Zuzeneko eta alderantzizko. Kasu honetan, non zuzeneko irteera potentziala ezartzen da, eta horrek logika bat dagokio, eta gero flip-flop egoerari izeneko unitatea (alderantzizko irteera at potentzial logikoa zero bati dagokio). zuzeneko irteera ez da balizko bada, orduan trigger baldintza deritzo zero.

Abiarazleak dira ezaugarri hauek sailkatu:

1. informazioa (sinkronoak eta asinkronoak) grabaketa metodoa By.

2. control informazioa (estatistikak, dinamikoa, bakar-etapa, multistage) bidez.

3. konexioak logikoa gauzatzeko moduan (JK-flip-flop, RS-abiarazleak T flip-flop, D-flip-flop eta beste mota).

abiarazleak mota guztietako parametro nagusiak: sarrerako seinalea, atzerapen denbora flip-flop piztea, eta funtzionamendu denbora ahalbidetuz beharrezkoak iraupena gehienez.

Artikulu honetan, dezagun hitz egin Gailu mota hau, nola - T flip-flop. Horrelako abiarazleak dute informazio bat (T) sarrera bakarrik, hau da zenbaketa sarrera izeneko. Bere isostoyanie aldatzen da zenbaketa (T) kontrol-seinale bakoitzaren sarrera-sarrera egin ondoren.

Trantsizio mahai arabera, hala nola, txankletak funtzionamendu legea da bereizgarria ekuazio moduan deskribatu: Q (t + 1) = TtQ't V T'tQt. ekuazioa denean sarreran (T) eskatzeko duten logika bat zero da, T flip-flop bere pultsu irteera unitatea alderantziz gisa status mantenduko ditu jarraitzen du.

Q t T t Q (t + 1)
0 0 0
0 1 1
1 0 1
1 1 0

taulan T-flip-flop hori Horrez operazioa egiten du, eta hau abiarazle zenbaketa honek, bere informazioa (T) sarrera-zenbaketa sarrerako titulua emaitza. seinalea latch sarrera mailan agertzen birritan askotan bere irteera (Q) baino. Horrenbestez, T-flip-flop maiztasuna banantzeko erabili.

T-trigger asinkronoak mota eraiki daitekeen oinarritutako bi etapa RS konexioak gehiagoarekin flip-flop, hots on: the trigger irteera (Q) sarrera (R), eta irteera bat sarrera (S) batera (Q ') konektatuta egon behar. Datuak sartzea (T) sinkronoak sarrerako (C) izango da.

Irudian T-flip-flop bat erakusten. Eskema funtzionala.

hasierako egoera, informazio sarrera flip-flop (R eta S) elikatzen logika-maila zero denean counter (T) zero logikoa sarrera aplikatuko iraunkorra kopia lehenengo flip-flop bigarren flip-flop baten egoera bat gertatuko litzateke, orduan eta ETA-NO elementu logika maila bat sortuko duelako bigarren flip-flop sarrera. T-flip-flop batasunaren egoera batean badago, orduan Sarrerek (R eta S) egon zero eta bat-mailak hornitu egingo hurrenez hurren. zenbaketa lehen seinalea bat logikoa berdina sarrera sarrera On, hau da, lehen flip-flop logika unitate sartu idatzita. Bigarren flip-flop egoera ez da aldatu, baita zero maila NAND ate irteera batetik ez da bere egoera blokeatu du. the zenbaketa pultsu-sarrera (T) kendu ondoren zero ezarri du, eta bigarren trigger etengailuak logika bat.

Argazkiaren T-sinkronoak trigger ere. Eskema funtzionala.

Sinkronizatutako T txankletak beharrezkoa denean logikoa potentzial bat sekuentzia T flip-flop sarrera batean irudikatzeko erabiltzen dira.

Similar articles

 

 

 

 

Trending Now

 

 

 

 

Newest

Copyright © 2018 eu.atomiyme.com. Theme powered by WordPress.